# Polysilicon and Metal - A Glimpse on MOSFETs' Design Challenges

Rastin Maleki

Faculty of Engineering, University of Guilan, Rasht, Guilan, Iran. E-mail: <a href="mailto:rastin.maleki@gmail.com">rastin.maleki@gmail.com</a>

#### **Short Abstract**

As MOSFET transistors were introduced, their gate electrodes were made of aluminum. However, in the late 1970s, aluminum was replaced with polysilicon. This change was made to reduce the overlap between the source/drain and the gate, and to lower the threshold voltage. For around 40 years, polysilicon was the preferred gate material in MOSFETs, but as transistors continued to shrink, several issues emerged. These issues included unwanted capacitance between active regions and the gate, velocity saturation and mobility degradation, and gate leakage. Various solutions were developed to tackle these problems. Unwanted capacitance between the active regions and the gate was addressed by switching from metal gates to polysilicon. Velocity saturation was mitigated using strained silicon. Finally, to deal with gate-channel leakage, the industry saw returning to metal gates as the solution. In 2007, Intel led the way by reintroducing metal gates in their 40nm and 45nm processors. They also introduced High-K Metal Gate (HKMG) technology in CMOS devices. In this approach, the insulating layer was made from high-k materials instead of polysilicon, and the gate material was changed to metal. This research report delves into the reasons for these changes and explores some of the other challenges related to the scaling of MOSFETs.

#### Keywords

Transistor, MOSFET, High-K materials, Silicon dioxide, Metal gate, Polysilicon, HKMG, CMOS

#### 1- Short Introduction

Designing transistors has always involved numerous challenges, requiring continuous adjustments over time. With the emergence of the semiconductor industry, a new type of transistor called the MOSFET (Metal-Oxide-Semiconductor Field-Effect Transistor) was introduced. Although the 'M' in MOSFET stands for metal, the gate material isn't always metal, and selecting the appropriate gate material has been a significant challenge for designers. Choosing suitable materials for MOSFET structures is crucial in addressing these issues in the semiconductor and integrated circuit industry.

#### 2- Proposed Work and Methodology

In this article, problems and solutions leading the gate material changes over time are discussed. In this report, we first explore the reasons for changing the gate material from polysilicon to metal. We then examined other challenges related to MOSFET design and their solutions, and finally discuss the return to using metals and the reasons behind it.

#### 3- Conclusion

We demonstrated that further miniaturizing transistors becomes more challenging with each generation, indicating that Moore's exponential growth may not continue indefinitely, as even Gordon Moore acknowledged the inevitable end of this trend. Transistors are not perfect, and the issue of miniaturization in the semiconductor and integrated circuits industry remains a critical area for research and development to address these imperfections. Ultimately, despite these challenges, the key takeaway is that while transistors are not flawless, their performance as electrical switches are still highly effective.

#### 4- References (2-3 references)

- [4] G. SJÖBLOM, "Metal Gate Technology for Advanced CMOS Devices," Department of Engineering Sciences, Uppsala University, Uppsala, Sweden, 2006.
- [6] D. H. Neil H.E. Weste, CMOS VLSI Design : A circuits and systems perspective, 4 ed. Pearson, 2015.
- [9] S. T. P. Packan and M. Bohr, "MOS Scaling: Transistor Challenges for the 21st Century," Intel Technology Journal, vol. 3, no. 98, 1998.

# پلیسیلیکون و فلز: نیمنگاهی به چالشهای طراحی ماسفت

# راستين ملكى

دانشجوی کارشناسی، دانشکده فنی، دانشگاه گیلان، رشت، ایران

#### چکیده

در ابتدای معرفی ترانزیستورهای ماسفت، پایه گیت این ترانزیستور از جنس آلومینیوم بود. با گذر زمان و در اواخر دهه ۷۰ میلادی، این فلز با هدف دستیابی به حداقل همپوشانی سورس/درین با گیت و ولتاژ آستانه پایین با پلیسیلیکون جایگزین شد. طی حدود ۴۰ سال حاکمیت پلیسیلیکون به عنوان ماده گیت منتخب در ساختار ماسفت، چالشهای زیادی ناشی از کوچکسازی ترانزیستورها مثل خازنهای ناخواسته میان نواحی اکتیو و گیت، اشباع سرعت و کاهش تحرکپذیری، نشتی گیت و غیره نمایان شدند. تکنیکهای مختلفی برای حل این چالشها ارائه شدند؛ مشکل خازنهای اکتیو-گیت ناخواسته بالا با جایگزینی گیت فلزی توسط پلیسیلیکون حل شد، اشباع سرعت با سیلیکون کشیده شده و در نهایت، مشکل نشتی گیت-کانال به بازگشت گیتهای فلزی منجر شد. در سال ۲۰۰۷، اینتل به عنوان یکی از پیشروان این صنعت در پردازندههای ۴۰ و ۴۵ نانومتری خودش به استفاده دوباره از گیتهای فلزی روی آورد و با معرفی تکنولوژی HKMG دستگاههای CMOS، جنس عایق را از نوع مواد های-کی به جای پلیسیلیکون، و به دنبال آن جنس گیت را از نوع فلز انتخاب کرد. در این گزارش تحقیقی، به دلایل این تغییرات و برخی از دیگر چالشهای مرتبط با کوچکسازی ماسفتها خواهیم پرداخت.

### كلمات كليدى

ترانزیستور، ماسفت، مواد های-کی، سلیکون دی کسید، گیت فلزی، پلیسیلیکون، CMOS، HKGM، ترانزیستور، ماسفت، مواد های

نام نویسنده مسئول: راستین ملکی ایمیل نویسنده مسئول: rastinmaleki@guilan.ac.ir

> تاریخ ارسال مقاله: <mark>چیزی نوشته نشود.</mark> تاریخ(های) اصلاح مقاله: <mark>چیزی نوشته نشود.</mark> تاریخ پذیرش مقاله: <mark>چیزی نوشته نشود.</mark>

# ۱- مقدمه

dراحی ترانزیستورها همواره با چالشهای متعددی همراه، و حل آنها نیازمند اعمال تغییرات پیوسته در گذر زمان بوده است. با شکل گیری و ورود صنعت نیمهرساناها به عرصه ساخت ترانزیستورها، نسل جدیدی از ترانزیستورها به نام ماسفت (ترازیستور اثر میدانی فلز-اکسید-سیلیکون) معرفی شدند. ترازیستورهای ماسفت، امروزه در ابعاد و اشکال مختلفی دیده می شوند و توسعه و بهبود آنها، همچنان به عنوان یکی از موضوعات مهم و مطرح در حوزه طراحی مدارهای مجتمع تلقی می شود. حرف M در MOSFET مخفف متال به معنی فلز و نماینده پایه گیت از میان اجزای ترانزیستور است؛ بر خلاف پنداشت احتمالی ناشی از این اختصار، جنس گیت لزوما از فلز نیست و چه بسا، انتخاب نوع ماده گیت یکی از چالشهایی بوده که طراحان همواره با آن مواجه بودهاند.

ماسفتها اهمیت امروزشان را مدیون طلوع صنعت کامپیوترها هستند؛ و این اهمیت همیشه به توسعه مدارهای مجتمع بستگی داشته، موضوعی که همزمان با به وجود آمدن نیازمندی برای کوچکسازی مطرح شد [۱]. در سال ۱۹۶۵، گوردون مور پیشبینی کرد که تراکم ترانزیستورها در تراشه به طور نمایی هر ۱۸ الی ۲۴ ماه دو برابر خواهد شد. با قدم نهادن ترانزیستورها به ابعاد نانومتری، مور درباره این به اصطلاح قانون خودش اظهار نظر جدیدی کرد. مور گفت: "هر روند نماییای پایانی دارد. اما میتوان این پایان را تا ابد به تاخیر انداخت [۲]." کوچکسازی ترانزیستورها همیشه یک نیاز مبرم در صعنت

پردازندهها بوده، و با ادامه روند کوچکسازی ترانزیستورها، خصوصا در ابعاد نانومتری، چالشها و مشکلات جدیدی نمایان میشدند. انتخاب مواد مناسب در ساختار ماسفت در صنعت مدارهای مجتمع و نیمهرساناها، به عنوان یک مسئله اساسی با هدف حل این مشکلات تلقی میشود. بررسی ساختار، کارکرد و روابط اولیه ماسفت به درک رفتار آن کمک خواهد کرد.

### ۲- جایگزینی فلز با پلیسیلیکون

پلیسیلیکون یک نمونه پلی کریستالی با خلوص بالا از سیلیکون است که به عنوان یکی از مواد اولیه در صعنت الکترونیک و فتوولتائیک شناخته میشود. یکی از نیازمندیهای یک ماده گیت خوب این است که رسانای خوبی باشد. پلیسیلیکون ناخالص  $^{\Delta}$  (یا دوپ شده) اگرچه رسانای ایدهآلی نیست، اما قابل قبول است. دو دلیل اصلی جایگزینی پلیسیلیکن توسط فلزات در این بخش مطرح شدند.

# ۱-۲- خازنهای ناخواسته گیت-اکتیو

یکی از ایرادات فرایند ساخت قدیمی ماسفتها، پدیده کشیدگی سورس/درین ٔ است. این پدیده به معنای وجود همپوشانی میان نواحی سورس/درین و علیق بوده؛ به تبعیت از این همپوشانی، خازنهای ناخواسته و مضر  $C_{gs}$  و  $C_{gg}$  تشکیل میشوند. شکل ۱ این خازنهای ناخواسته را نشان میدهد.

<sup>4</sup> Metal

<sup>&</sup>lt;sup>5</sup> Doped poly silicon

<sup>&</sup>lt;sup>6</sup> Source/Drain Extension (SDE)

<sup>&</sup>lt;sup>1</sup> Transistor

<sup>&</sup>lt;sup>2</sup> Semiconductors

<sup>&</sup>lt;sup>3</sup> MOSFET (metal-oxide-semiconductor field-effect transistor)



شکل ۲- (الف) روش پراکندگی و (ب) کاشت یون [۳]

## ٣-٢- فرايند خودتنظيم

مهمترین دلیل جایگزینی فلزات با پلیسیلیکون به فرایند ساخت ترانزیستور جهت حذف خازنهای گیت-اکتیو مربوط است. راه حل حذف کشیدگی سورس/درین، نوعی فرایند ساخت گیت-نخست  $^{1}$  به اسم فرایند خود تنظیم است. در این فرایند، ابتدا ناحیه گیت روی زیرلایه قرار گرفته، و سپس اکتیوها ایجاد خواهند شد. از آنجایی که گیت به عنوان یک ماسک در برابر ایجاد نواحی p و p عمل می کند، نیازی به تنظیم کردن فرایند ایجاد نواحی اکتیو نیست. به همین دلیل به این فرایند "خودتنظیم" می گویند. شکل p نشان می دهد که خازنهای ناخواسته چگونه با اعمال فرایند خودتنظیم از بین



شکل ۳- نتیجه به کار گیری فرایند خودتنظیم [۵]

فرایند ساخت خودتنظیم یک نیاز حیاتی برای جلوگیری از ایجاد همپوشانیهای ناخواسته میان سورس/درین و گیت است، که طی آن ابتدا گیت و عایق روی زیرلایه قرار گرفته تا به عنوان یک ماسک در مقابل ایجاد نواحی اکتیو عمل کنند؛ ایجاد نواحی اکتیو چه در پراکندگی و چه در کاشت یون به محیطی با دمایی بسیار بالا در حدود ۱۰۰۰ درجه سانتی گراد نیاز دارد. با توجه به اینکه نقطه ذوب آلومینیوم حدود ۶۶۰ درجه سانتی گراد است، به راحتی در چنین محیطی ذوب خواهد شد؛ اما پلیسیلیکون با نقطه ذوب حدود ۱۴۰۰ درجه سانتی گراد می تواند این دمای بالا را تحمل کند [4, 6]. فرایند ساخت مخصوصا ساخت ماسک و تنظیم کردن نواحی اکتیو و گیت مرحلهای زمان بر و حیاتی است. با انتخاب پلیسیلیکون به عنوان ماده گیت، فرایند ساخت ترانزیستور به شدت سریعتر و دقیق تر شد.



شکل ۱- خازنهای ناخواسته میان عایق و نواحی سورس/درین

در ابتدای معرفی ماسها، پروسه ساخت به ترتیب زیر بود:

- ✓ قرار گیری زیرلایه
  - ✓ تشكيل اكتيوها
- ✓ قرار گیری عایق و گیت

دقت شود که در این فرایند گیت در آخرین مرحله ساخت قرار گرفته و به این دلیل به این فرایند گیت-آخر $^{V}$  می گویند. تنظیم کردن نواحی اکتیو به شکلی که با گیت همپوشانی نداشته باشند دشواریهای زیادی دارد که کاملا مربوط به فرایند ساخت است. بنابراین می توان حدس زد که راه حل این مشکل نیز در اصلاح فرایند ساخت نهفته شده باشد، اصلاحی که نیازمند یک تغییر اساسی در جنس ماده گیت بود.

## ۲-۲- ایجاد نواحی اکتیو

دو روش اصلی برای ایجاد نواحی اکتیو کاشت یون  $^{\Lambda}$  و پراکندگی  $^{\circ}$  (نفوذ) هستند، که  $[\pi]$  تفاوتهای هرکدام را شرح داده است.

در روش پراکندگی، ویفر '' نیمهرسانا در کورهای با دمایی بالا در حدود ۹۰۰ الی ۱۱۰۰ درجه سانتی گراد قرار گرفته و سپس گازی حاوی ناخالصی مطلوب (گاز آرسنیک برای ناحیه n و گاز بورون برای ناحیه p) به داخل کوره وارد می شود. دمای بالای محیط باعث می شود تا اتمهای ناخالص روی سطح نیمهرسانا به طور افقی و عمودی "پراکنده" بشوند. در نهایت، در ابتدای سطح ماده بیشترین تراکم ممکن وجود دارد و رفته رفته در عمق ماده کمتر و کمتر می شود. میزان تراکم ناخالصی روی زیرلایه از تابع گاوسی '' پیروی می کند.

در روش کاشت یون، ناخالصیها به شکل یون با شلیک لیزرهایی از یونهای خالص به درون ماده نیمهرسانا تزریق میشوند. اینکه تا چه عمقی از ماده دچار ناخالصی شود، به شتاب شلیک یونها، و تراکم این ناخالصی به جریان لیزر و زمانی که زیرلایه در معرض آن است بستگی دارد. این کنترل بالا بر عمق و دُز ناخالصیها در مقایسه با پراکندگی، باعث میشود که این فرایند به شدت دقیق تر باشد؛ به همین دلیل، کاشت یون امروزه به عنوان روش منتخب برای ایجاد نواحی اکتیو در صنعت نیمهرساناها شناخته میشود. از طرفی، ممکن ایجاد نواحی اکتیو در صنعت نیمهرساناها شناخته میشود. از طرفی، ممکن لاتیسی ۱۳۰ شوند. این مشکل را میتوان با داغ کردن ویفر تا ۱۰۰۰ درجه سانتی گراد به مدت خاصی (حدود ۵ ثانیه [۴]) و سرد کردن آهسته آن حل کرد. این فرایند که نامش بازپخت ۱۳ است، کمک میکند تا اتبهها پیوندهایشان را از نو تشکیل دهند و در نتیجه، آسیب لاتیس بهبود پیدا کند. شکل ۲ این دو روش را نشان میدهد.

<sup>11</sup> Gaussian function

<sup>12</sup> Lattice damage

<sup>13</sup> Annealing

<sup>14</sup> Gate-first Approach

<sup>7</sup> Last-gate Approach

<sup>8</sup> Ion Implantation

<sup>&</sup>lt;sup>9</sup> Diffusion

<sup>10</sup> Wafer

#### ۳- مشکلات کوچکسازی

کوچکسازی ماسفتها هیچوقت بدون مشکل نبوده است. خصوصا با ورود به عصر نانومتری این مشکلات خود را بیشتر نشان دادند. برخی از این مشکلات عبارت اند از: اشباع سرعت و کاهش تحرکپذیری، شکل گیری خازن پارازیتی، ۱۵ ناشی از پیوندهای م-۳، مقاومت ورقهای سلیکون، و نشتی، ۱۸.

برخی از ایرادات مطرح شده نیازمند تغییر ماده گیت نبودند و اصلاح آنها در طول زمان با تکنیکهای مختلفی انجام گرفت. در این بخش تعدادی از این موارد پرداخته می شوند.

# ۱-۳- اشباع سرعت و کاهش تحرکپذیری

با افزایش ولتاژ روی گیت، حرکت الکترونها دچار اختلالات حرکتی ناشی از افزایش میدان الکتریکی به وجود آمده در زیر علیق میشوند. به دنبال جاذبه به وجود آمده از طرف میدان، حرکت الکترونها به سمت علیق و به سمت بالا تمایل پیدا می کند؛ به این پدیده کاهش تحریک پذیری می گویند. با وجود این پدیده، نگه داشتن جریان بالا دشوار است. روابط تحرک پذیری حاملهای بار به شرح زیر است [۶]:

$$\mu_{eff-n} = \frac{540 \frac{cm^2}{V.s}}{1 + \left(\frac{V_{gs} + V_t}{0.54 \frac{V}{nm} t_{ox}}\right)} \tag{1}$$

$$\mu_{eff-n} = \frac{185 \frac{cm^2}{V.s}}{1 + \left(\frac{V_{gs} + 1.5V_t}{0.338 \frac{V}{v.m} t_{ox}}\right)} \tag{1}$$

- $8 \times 10^6 \frac{cm}{s}$  تحرکپذیری حفرهها:  $\checkmark$

علاوه بر موارد بالا، افزایش دما نیز به کاهش تحرکپذیری حاملها منجر میشود.

## ۳-۲- سیلیکون کشیده شده

حرکتی الکترونها با کشیدن لاتیس سیلیکون حل شدند، روشی که بیش از ۵۰ سال است که برای افزایش تحرکپذیری استفاده می شود. اینتل اولین بار از این روش در ریزپردازندههای ۹۰ نانومتری پرسکات  $^{11}$  خود در اوایل  $^{10}$  استفاده کرد. سیلیکون کشیده شده به معنای واقعی کلمه سیلیکونی است که اتمهای آن کشیده شده اند. اتمها در ماده کشیده شده از حالت عادی خود فاصله متفاوتی نسبت به هم دارند. [۷, ۸]

دو نوع کشش وجود دارد، کشش انقباضی <sup>۲</sup> و کشش انبساطی <sup>۱۲</sup> در کشش انقباضی فاصله اتمهای لاتیس نسبت به حالت عادی کمتر و در کشش انبساطی فاصله اتمهای لاتیش نسبت به حالت عادی بیشتر است. برای حل مشکل تحرک پذیری، اتمهای لاتیس سیلیکون را منسبط می کنند و در نتیجه، فضای بیشتری برای حرکت حاملهای بار فراهم می شود. برای ایجاد یک کشش بیشتری برای حرکت حاملهای بار فراهم می شود. برای ایجاد یک کشش

انبساطی (انقباضی) یک عنصری با فاصله اتمی بیشتر (کمتر) در زیر و عنصری با فاصله اتمی کمتر (بیشتر) روی اون قرار داده میشود. شکل ۴ نحوه ساخت کشش انبساطی را نشان میدهد.



شکل ۴- ساخت یک کشش انبساطی

ثابت لاتیس سیلیکون برابر با 0.5۱۸ آنتگستروم و ثابت لاتیس ژرمانیوم برابر با 0.518 آنگستروم است. این اختلاف 0.518 درصدی باعث می شود تا در سیلیکون ژرمانیوم اتمها فاصله متفاوتی نسبت به سیلیکون داشته باشند. برای دستیابی به سیلیکون کشیده شده، دستگاه را در یک کانال 0.518 تولید می کنند. شکل 0.51 این ساختار را نشان داده است. دو عامل برای افزایش تحر ک پذیری وجود دارد: اول آنکه سیلیسیم 0.51 این ساختار و آنکه سیلیسیم 0.52 دوم اینکه اختلاف پتانسیل نوار تحر ک پذیری بهتری نسبت به سیلیسیم دارد؛ و دوم اینکه اختلاف پتانسیل نوار هدایت 0.52 بین سیلیسیم و سیلیسیم 0.53 می دارد؛ و دوم اینکه اختلاف پتانسیل زور از سیلیسیم دی اکسید/سیلیسیم نگه می دارد که اثرات پراکندگی ناشی از زمختی سلیسیم در کاهش می دهد. متاسفانه با ورود ترانزیستورها به ابعاد زیرماکرونی، افزایش تحر ک پذیری به دلیل وجود میدانهای الکتریکی جانبی زیاد که منجر به اشباع سرعت حاملها می شود، از اهمیت کمتری برخوردار شد [۹].



شكل ۵- ساختار ماسفت با سيليكون كشيده شده [۹]

# ۳-۳- خازن پارازیتی P-N

در هر پیوند میان مواد n و p یک دیود تشکیل می شود. این دیود یک لایه تخلیه دارد که به شکل خازن عمل می کند. کوچیکتر بودن این خازن پارازیتی که به آن خازن پیوند نیز می گویند، منجر به تسریع کار کرد ترانزیستور و کاهش توان مصرفی می شود.

# ۳-۴- سیلیکون روی عایق۲۳

سیلیکون روی عایق (SOI) یک ساختار است که در آن لایهای نازک از سیلیکون روی یک اکسید عایق قرار گرفته تا از ایجاد خازنهای پارازیتی جلوگیری شود. ویفرهای SOI از یک لایه نازک سیلیکونی  $(100m-100\mu)$  که روی یک زیرلایه عایق قرار گرفته تشکیل میشوند. ساخت دستگاهها روی ویفرهای SOI مزیتهایی از قبیل کاهش خازنهای پیوند، جریان نشتی کمتر

<sup>&</sup>lt;sup>20</sup> Compressive strain

<sup>&</sup>lt;sup>21</sup> Tensile strain

<sup>22</sup> Valence band

<sup>&</sup>lt;sup>23</sup> SOI (Silicon on Insulator)

<sup>15</sup> Velocity Saturation & Mobility Degradation

<sup>&</sup>lt;sup>16</sup> Parasitic junction capacitance

<sup>17</sup> Sheet resistance

<sup>&</sup>lt;sup>18</sup> Leakage
<sup>19</sup> Prescott

و مقاومت در برابر تشعشات را دارا است. ISOIها بسته به وضعیت بدنه نازک سیلیکونی به دو دسته نیمه تهی  $^{77}$  یا PD و تمام تهی  $^{78}$  یا SOI تقسیم می شوند. در مقایسه با SOIهای PD هاک لایه بدنه بسیار نازک  $^{77}$  در مقایسه با SOIهای می شود. از این جهت، به آن SOI ابر نازک  $^{77}$  نیز گفته می شود. عرض بدنه  $^{78}$ ا حدود  $^{78}$  الی  $^{78}$  نانومتر و  $^{78}$  بدنه ای عرض حدود  $^{78}$  تا با عرض حدود  $^{78}$  تا  $^{78}$  در دارند  $^{78}$  این  $^{78}$  این  $^{78}$  در  $^{$ 

دستگاههای تمام تهی برای دستگاههای میکرومتری مناسب نیستند چرا که ضخامت سیلیکون برای کنترل اثرات کانال کوتاه باید حدود ۱۰ نانومتر باشد. ساخت چنین سیلیکون نازکی بسیار دشوار است و برای دستگاههای زیرماکرونی دستگاههای نیمه تهی مناسب تر شناخته شدند. برخی از مزایا و مشکلات مربوط به SOIها:

- ✓ با استفاده از SOI، به دلیل حذف خازنهای پارازیتی، تاخیر و توان پویای دستگاه کمتر میشود.
- ✓ ولتاژ آستانه به دلیل وجود یک لایه اکسید، کمتر به بایاس گیت وابسته
   خواهد بود. این باعث می شود دستگاههای SOI با برق کمتری کار کنند.
- ✓ رفتار زیر آستانه دستگاههای SOI بهتراند، پس جریانهای نشتی
   کوچکتری رخ میدهند.
  - ✓ دستگاههای SOI مشکل latch-up ندارند.
- ✓ یکی از مشکلات SOI ها، مربوط به پروسه ساخت آنها است چرا که
   تولید بدنه SOI نازک بسیار دشوار است.
- √ مشکل دیگر SOIها داغ شدگی است. وجود ناحیه اکتیو روی اکسید سیلیکون که یک عایق خوب برای گرما است، باعث میشود تا دمای تولید شده در نواحی اکتیو به سادگی در بدنه پخش نشود. در نتیجه، دمای لایه نازک بدنه به شدت بالا رفته و مشکلاتی از قبیل کاهش تحرکپذیری و به تبعیت از آن کاهش جریان را در پی دارد. در جدول ۱ بهبودهای تخمین زده شده برای دستگاههای SOI قابل مشاهده است. [۵, ۹]

جدول ۱- بهبودهای تخمین زده شده برای دستگاههای SOI

|       | <del>, , , , , , , , , , , , , , , , , , , </del> |
|-------|---------------------------------------------------|
| بهبود | پارامتر                                           |
| ١٢٪.  | خازن پيوند                                        |
| ٣٠/.  | اثر بدنه                                          |
| ٣٠/.  | هبستگی گیت-بدنه                                   |
| • 7/. | طول كانال                                         |
| ۱۸٪.  | مجموع                                             |

#### ۴- بازگشت به فلز

اگرچه که این بازگشت مدت زیادی به تعویق انداخته شد، در نهایت بازگرداندن گیتهای فلزی تنها راه باقی مانده برای مشکلات حل نشده بود. مشکلاتی که ناشی از کوچکسازی لایه عایق ترانزیستورها بوده و با ورود به عرصه ۹۰ نانومتری بیشتر خود را نشان دادند.

# ۴-۱- نیاز به کوچکسازی

با توجه به اینکه کوچکسازی عایق گیت مشکلساز است، یک پرسش اساسی در ذهن ما مطرح میشود: اگر عایق را کوچک نکنیم چه میشود؟ با کوچک شدن ابعاد گیتها از ۱۰میکرومتر به ۰.۱ میکرومتر، کوچکسازی لایه عایق نیز برای کنترل اثرات کانال کوتاه ضروری بوده است. واجب است که

$$W_d = \sqrt{\frac{2K_s\varepsilon_0}{qN}\phi_s} \tag{\ref{eq:posterior}}$$

شکل ۶ تفاوت میان دو ضخامت اکسید را نشان میدهد. دستگاهی که اکسید نازکتری دارد، ناحیه تخلیه کوچکتری نیز داشته و بنابراین رفتار کانال کوتاه بهتری خواهد داشت. بنابراین، برای ادامه دادن به کوچکسازی طول کانال ماسفتها، کاهش ضخامت عایق نیز ضروری است.



شکل ۶- مقایسه ضخامت ناحیه تخلیه با دو ضخامت اکسید متفاوت: شکل بالا ۴.۵ نانومتر و شکل پایین ۳.۲ نانومتر [۹]

# $^{7}$ محدودیت کوچکسازی سیلیکوندی اکسید و نشتی گیت $^{7}$

از زمان ظهور ترانزیستورهای ماس در ۵۰ سال پیش، سیلیکوندی اکسید به عنوان عایق گیت منتخب شناخته شد. ابعاد ماسها تا پردازندههای ۱۳۰ نانومتری، نسل به نسل ۳۰ درصد کاهش میافت. اما کوچکسازی در پردازندههای ۹۰ نانومتری و ۶۵ نانومتری با محدودیتهایی در کاهش ضخامت عایق مواجه شد. این محدودیتها تاثیرپذیر از پروسه تولید نبودند، چرا که امروزه دستیابی به اکسیدهای ۱.۵ نانومتری و کوچکتر روی ویفرهای ۲۰۰ میلیمتری از لحاظ فنی ممکن است؛ در عوض، این محدودیتها ناشی از نشتی میلی تو کانال که حاصل از تونلزنی ۲۰۰ الکترونهاست می باشد، از این جهت که سیلیکون دی اکسید در مقیاس بسیار کوچک دارای اتمهای کافی برای جلوگیری از نشتی گیت نیست [۸].

با کاهش ضخامت لایه عایق، الکترونها راحتتر میتوانند از طریق عایق به گیت تونل بزنند، و جریان نشتی گیت-کانال را ایجاد کنند. لازم به ذکر است جریان نشتی برای NMOSها زودتر از PMOSها رخ میدهد از آنجایی که احتمال تونل زنی برای الکترونها بیشتر از حفرهها است. دستگاهی را فرض کنیم که با ولتاژ آستانه ۱ ولت کار میکنند و در طول گیت ۰.۱ میکرومتری نشتی دارد، در این دستگاه طول عایق سیلیکوندی کسید باید ۱.۶ نانومتر باشد. اما

ضخامت اکسید گیت به شکل خطی با طول کانال کوچک شود تا رفتار کانال کوتاه نیز کنترل شود. برای کنترل اثرات کانال کوتاه، باید نسبت لایه تخلیه کانال را نسبت به ضخامت طول کانال حفظ کنیم. با توجه به معادله ۳، ضخامت ناحیه تخلیه با مجذور تراکم ناخالصی کانال رابطه مستقیم دارد. بنابراین ناخالصی کانال نیز با کوچکسازی اکسید افزایش میباید تا ولتاژ آستانه حفظ شود [۱۰].

<sup>&</sup>lt;sup>27</sup> Gate Leakage

<sup>28</sup> Tunneling

<sup>&</sup>lt;sup>24</sup> Partially Depleted

<sup>&</sup>lt;sup>25</sup> Fully Depleted

<sup>&</sup>lt;sup>26</sup> Ultra-Thin Body SOI

به دلایل مکانیک کوانتومی و اثرات ناحیه تخلیه گیت پولیسیلیکون، ضخامت تونل زنی به حدود ۲.۳ نانومتر افزایش می یابد. این محدودیت ضخامت و طول کانال در تکنولوژیهای ۱۰.۳ میکرومتری خود را نشان می دهند [۹]. شکل ۷ نشان می دهد که جریان نشتی گیت با کاهش ضخامت افزایش یافته.



شكل ٧- مقايسه جريان نشتى گيت با ضخامت]اى متفاوت اكسيد [٩]

# ۴-۳- مواد ها*ی کی*

با کاهش ضخامت اکسید (پردازندههای ۶۵ نانومتری اینتل اکسیدی با ضخامتی در حدود ۱.۲ نانومتر داشتند)، جریان نشتی ناشی از تونلزنی الکترونها چشمگیرتر شد. راه حل واضح این مسئله این بود که سیلیکون دی اکسید با عایقی جایگزین شود که عبور الکترونها از آن سخت تر باشد. این مواد ضریب گذردهی پایینتر و ثابت عایق بالاتری  $^{73}$  دارند، از این جهت به آنها مواد های – کی گفته می شود. فهرستی از این مواد در شکل ۱۵ آورده شده. تمام این مواد، بجز  $3N_4$  به یک لایه سیلیکون دی اکسید میان عایق و زیر لایه سیلیکونی نیاز دارند تا تداخلی میان زیر لایه و عایق وجود نداشته باشد. این مواد های – کی با گیت پلی سیلیکونی ساز گاری ندارند، و به همین علت نیاز است تا فلزاتی با توابع کار band-edge مناسب جایگزین گیتهای پلی سیلیکونی ناخالص بشوند تا از واکنش میان عایق و پلی سیلیکون جلوگیری شود [۴].

## ۴-<sup>9</sup>- معرفی HKGM

در اواخر دهه ۹۰، گیتهای فلزی دوباره مورد توجه قرار گرفتند. به چند علت: اول، فلزات مشکل اثر تخلیه پلی را ندارند و دوما، نتایج نشان می دهد که گیتهای پلی سیلیکونی از لحاظ شیمیایی در تماس با عایقهای های - کی پایدار نیستند. سوما، نیاز ناخالصسازی پلی سیلیکون برای کاهش مقاومت منجر به پراکندگی بورون از گیت و نفوذ به عایق شده، که در نهایت عملکرد ترانزیستور را دچار مشکل می کند.

اگرچه مشکلاتی مانند اشباع سرعت با روشهای مذکور قابل حل بودند، اما مشکل نشتی گیت خود را به عنوان چالش بزرگتری نشان داد. سالها تلاش و میلیونها دلار هزینه برای یافتن یک عایق جدید در نهایت باعث شد تا Hf به عنوان عایق جدید پردازندههای اینتل معرفی شود و نشتی را تا ده برابر کاهش دهد. به ساختاری که از مواد های - کی و گیت فلزی تشکیل شده باشد، تکنولوژی اولین بار در پردازندههای 4 تکنولوژی اینتل معرفی شد. باقی تولید کنندگان در پردازندههای نسل 4 و 4 نانومتری اینتل معرفی شد. باقی تولید کنندگان در پردازندههای نسل 4 و 4 نانومتری از همان ترانزیستورهای پلیسیلیکونی 4 ستفاده کردند و عنوان ماده گیت به کار میرود تانگستن است. شکل 4 کاهش نشتی به دست آمده با استفاده از 4 ( انشان می دهد. اینتل در فرایند ساخت از تکنیک گیت 4 ( ساتفاده می کرد در صورتی که 4 ( این پلیسیلیکون و مواد های 4 گیت 4 ( انتخاب کردند. روشی که 4 آن از پلیسیلیکون و مواد های 4 گیت 4 ( انتخاب کردند. روشی که 4 آن از پلیسیلیکون و مواد های 4 گیت 4 ( انتخاب کردند. روشی که 4 آن از پلیسیلیکون و مواد های 4 گیت 4 شرن داشتند 4 ( )



شکل ۸- کاهش ۱۰۰۰ برابری نشتی با ساختار HKGM [۸]

# ۴-۵- فرایند ساخت گیت-نخست پلیسیلیکون/HKGM

اشاره شد که یکی از دلایل استفاده از پلیسیلیکون امکان اعمال فرایند ساخت خودتنظیم بوده است، فرایندی که اغلب فلزات به علت نقطه ذوب پایین طی آن ذوب میشوند. با این حال، با بازگشت گیتهای فلزی فرایند ساخت خودتنظیم کنار نگذاشته شده و صرفا دستخوش تغییراتی شده است. طی این فرایند، ابتدا یک گیت دامی به عنوان ماسک در مقابل نفوذ نواحی اکتیو قرار می گیرد، در نهایت پلی دامی برداشته می شود و فلز اصلی قرار داده می شود. مراحل ساخت گیت-نخست دستگاههای HKGM به شرح زیر است [۸]:

- ✓ کاشت STI، چاهها و VTها
- ✓ قرارگیری لایهای اتمی عایق های-کی
- ✓ قرار گیری پلیسیلیکون و الگویابی گیت
- ✓ ایجاد نواحی سورس/درین، عقب نشینی سیلیکون و قرارگیری سیلیکونژرمانیوم
- ✓ ایجاد نواحی سورس/درین، سیلیسید سازی نیکل، قرارگیری عایق میان لایهای فاقد خلأ
  - ✓ پولیش پلیسیلیکون، برداشتن پلی
    - ✓ قرارگیری فلز PMOS
  - ✓ الگوریابی فلز گیت، قرارگیری فلز NMOS
  - ✓ پولیش و پر کردن گیت فلزی، قرارگیری ESL

# جمعبندى

در این گزارش ابتدا به دلایل تغییر جنس گیت از پلیسیلیکون به فلز پرداختیم. سپس برخی دیگر از چالشهای مرتبط با طراحی ماسفت و راه حلهای آنها را بررسی کردیم و در نهایت به بازگشت فلزات و دلایل آن پرداختیم. فهمیدیم که علت اینکه فلزات از همان ابتدا کنار گذاشته شدند، این بود که ماسفتها هنوز به ابعادی نرسیده بودند که مشکلات ناشی از عدم استفاده از فلزات خود را نمایان کنند؛ مشکلاتی که ما را با یک محدودیت مهم در کوچکسازی مواجه کرد و باعث شد تا ادامه پیشرفت این فناوری نیازمند یک تغییر اساسی باشد. همچنین ثابت کردیم که کوچکسازی هر چه بیشتر ترانزیستورها، نسل به نسل چالشی تر می شود؛ و به همین علت، این پیشرفت ممكن است با همان رشد نمايي مور ادامهدار نباشد، چه بسا كه خود آقاي مور هم روی پایان اجتناب ناپذیر این رشد نمایی و همیشگی نبودن قانون معروفش توافق دارد. ترانزیستورها بینقص نیستند و مسئله کوچکسازی در صنعت نیمه رساناها و مدارهای مجتمع هنوز هم یک مسئله مهم برای تحقیق و توسعه با هدف برطرفسازی این نقصهای تلقی میشود. در نهایت و با وجود تمام این کشمکشها، مهم این است که ترانزیستورها اگرچه عالی نیستند، اما کار کردشان به عنوان یک سوییچ الکتریکی کاملا قابل قبول است.

#### مراجع

- [\] R. G. Arns, "The other transistor: early history of the metaloxide-semiconductor field-effect transistor," *ENGINEERING SCIENCE AND EDUCATION JOURNAL*, vol. 7, no. 5, 1998.
- [7] K. M. e. al, "Delaying Forever: Uniaxial Strained Silicon Transistors in a 9 · nm CMOS Technology" presented at the Digest of Technical Papers. 2004 Symposium on VLSI Technology, 2004., Honolulu, HI, USA, 2004.
- [\(\tau\)] siliconvlsi. "Diffusion and Ion Implantation." <a href="https://siliconvlsi.com/diffusion-and-ion-implantation/">https://siliconvlsi.com/diffusion-and-ion-implantation/</a> (accessed.
- [\*] G. SJÖBLOM, "Metal Gate Technology for Advanced CMOS Devices," Department of Engineering Sciences, Uppsala University, Uppsala, Sweden, 2006.
- [Δ] P. H. V. R. Lad. "A Review Paper on CMOS, SOI and FinFET Technology." <a href="https://www.design-reuse.com/articles/41330/cmossoi-finfet-technology-review-paper.html">https://www.design-reuse.com/articles/41330/cmossoi-finfet-technology-review-paper.html</a> (accessed.
- [9] D. H. Neil H.E. Weste, *CMOS VLSI Design : A circuits and systems perspective*, 4 ed. Pearson, 2015.
- [V] D. James, "High-k/Metal Gates in Leading Edge Silicon Devices," presented at the 201 YSEMI Advanced Semiconductor Manufacturing Conference, Saratoga Springs, NY, USA, 2012.
- [λ] K. M. e. al, "A 45nm Logic Technology with High-k+Metal Gate Transistors, Strained Silicon, 9 Cu Interconnect Layers, 193nm Dry Patterning, and 100% Pb-free Packaging," presented at the 2007 IEEE International Electron Devices Meeting, Washington, DC, USA, 2007.
- [9] S. T. P. Packan and M. Bohr, "MOS Scaling: Transistor Challenges for the 21st Century," *Intel Technology Journal*, vol. 3, no. 98, 1998.
- [1.] W. J. J.-H. Ahn, "Depletion effect of polycrystalline-silicon gate electrode by phosphorus deactivation," *Solid-State Electronics*, vol. 127, 2017.